Sie befinden Sich nicht im Netzwerk der Universität Paderborn. Der Zugriff auf elektronische Ressourcen ist gegebenenfalls nur via VPN oder Shibboleth (DFN-AAI) möglich. mehr Informationen...
Ergebnis 9 von 27

Details

Autor(en) / Beteiligte
Titel
A novel compiler friendly micro-architecture for rapid development of high performance and low power DSPs
Ist Teil von
  • Berichte aus der Elektrotechnik
Ort / Verlag
Aachen : Shaker
Erscheinungsjahr
2004
Beschreibungen/Notizen
  • Dresden, Techn. Univ., Diss., 2004
Sprache
Englisch
Identifikatoren
ISBN: 3832233512
OCLC-Nummer: 76556515, 76556515
Titel-ID: 990009005860106463
Format
XII, 129 S.; graph. Darst.; 21 cm
Systemstelle
TWI
Schlagworte
Mobilfunk, Signalprozessor, Mikroarchitektur, Field programmable gate array, Compiler, Codegenerierung

Lade weitere Informationen...